Новости SOC от Dacafe (http://www.dacafe.com), Июнь 2005 года =================================================================== 1 июня Artimi анонсирует RTMI-100 1 июня Atmel выпустила однокристальный бесконтактный Smart Card Reader на базе микроконтроллера AVR с тактовой частотой 13.56 MHz 1 июня Synopsys улучшает VCS добавлением Assertion IP Library и Native Testbench для SystemVerilog 1 июня ASICS World Services, Atrenta, Celoxica, First Silicon Solutions и Jeda Technologies вступают в OCP International Partnership 1 июня Summit Design выпускает Vista 1.1 1 июня 42-я DAC: Design For Debug Meeting 2 июня Agere Systems анонсирует высокопроизводительный сетевой процессор APP650 и программное обеспечение к нему 2 июня EVE и Novas завершили интеграцию аппаратного отладчика EVE ZeBu с программным отладчиком Novas Verdi 2 июня Siemens выбрала Mentor Graphics в качестве глобального EDA-партнера 2 июня Calypto и Mentor Graphics интегрируют свои разработки для создания автоматического цикла проектирования от системного уровня к уровню RTL 2 июня EZchip удваивает показатель "цена/производительность" своих 2.5 гигабитных сетевых процессоров 3 июня TI продвигает цифровой медийный процессор TMS320DM642 3 июня STMicroelectronics добавила DSP в свою реконфигурируемую SoC для беспроводных приложений 6 июня Synopsys выпустила верификационную компоненту для Serial ATA пополнив свою библиотеку DesignWare 6 июня Synopsys выпустила верификационную компоненту для PCI Express 1.1 6 июня TSMC и RMI сотрудничают в разработке 90 нм технологии изготовления семейства процессоров XLR фирмы RMI 7 июня Altera анонсирует DSP Development Kit для FPGA Stratix II 7 июня Toshiba выбрала Synopsys IC Compiler для использования в своем SoC Research and Development Center 7 июня Accelerated Technology обновляет Nucleus EDGE 7 июня VaST Systems Technology и StarCore LLC проводят на 42-ой DAC совместный семинар: "Виртуальные прототипы SoC-систем" 7 июня FS2 выпускает SB Navigator 8 июня Synopsys и IBM анонсируют доступность полностью синтезируемого описания PowerPC и его SystemC-модели 8 июня Virage Logic и Cadence работают над средствами автоматизации проектирования малопотребляющих устройств 8 июня Incentia анонсирует новые версии (2005.05) своих продуктов для синтеза проектов в технологии 90 нм: TimeCraft, DesignCraft и DesignCraft Pro 9 июня Cadence поддерживает TSMC Reference Flow 6.0 для 65-нм технологий 9 июня Panasonic Communications выбрала Mentor Graphics Catapult C в качестве средства проектирования сетевого терминального оборудования 9 июня CEVA и Ignios демонстрируют мультипроцессорный DSP на 42-й DAC 9 июня Mentor Graphics TestKompress поддерживает TSMC Reference Flow 6.0 9 июня ATI Technologies подписывает соглашение с Apache Design Solutions 10 июня Poseidon Design Systems присоединяется к Synopsys in-Sync Program 13 июня STMicroelectronics продвигает проектирование SoC 13 июня Silicon Image вошла в 10-ку лучших разработчиков IP-компонент 13 июня Celoxica интегрировала свои продукты (синтез устройств с С-описаний) в процесс разработки Altera HardCopy II Structured ASICs 13 июня Bluespec разрабатывает средства высокоуровневого синтеза 13 июня Cadence Incisive поддерживает одновременно e, SystemVerilog и SystemC 13 июня Agere использует Cadence Palladium II для эмуляции своих разработок 13 июня ATI, Cadence и TSMC выпускают первый чип на базе X-архитектуры 13 июня Atmel AT76C713 - анонсирует 8-битний микроконтроллер на базе поцессора AVR с встроенным USB-портом 13 июня Discretix и ARM выпукают безопасный 32-битный флеш-контроллер 14 июня MatrixOne делает портал для Tower Semiconductor 14 июня Nethra сократила сроки разработки своего Image Processor NI-2050 с помощью Cadence Encounter RTL Compiler 14 июня Sun открывает исходные тексты своей операционной системы Solaris 14 июня Infineon делает возможным использовать UMTS-фоны по всему миру 14 июня STARC выбирает технологии Synopsis 14 июня Synopsys вступает в Si2 15 июня ARM получила ежегодную Synopsys Fifth Annual Tenzing Norgay Interoperability Achievement Award 15 июня HiEnergy разрабатывает устройство с помощью средств С-синтеза от Celoxica 15 июня TI и Ember выпускают самый малопотребляющий чипсет для ZigBee на базе микроконтроллера MSP430 20 июня Silicon Graphics использует разработки Celoxica 20 июня LTX выпускает Fusion EX - новое тестовое оборудование для тестирования SoC 21 июня Новый процессор от TI интегрирует интерфейс SMSC MediaLB для приложений MOST Automotive Infotainment 22 июня picoChip получила $20.5 от SEP, Intel и Rothschild 22 июня NVIDIA анонсирует GeForce 7800 GTX GPU 22 июня STMicroelectronics сокращает вдвое время верификации чипа HDTV Processor используя Synopsys VCS 24 июня Semtech завершила приобретение XEMICS 27 июня Renesas Technology использовала Synopsys Galaxy при разработке 90-нм проекта 27 июня Tadiran выбрала средства от Celoxica для разработки устройств, исполняющих сложные алгоритмы 28 июня Altera, InterNiche и MorethanIP выпустили документированный проект по использованию процессора Nios II в сетевой обработке 28 июня Nucleus RTOS поддерживает процессор OMAP5912 28 июня AMCC выпустила оценочную плату для процессора PowerPC 440EP 28 июня SPIRIT предлагает эффективный MP3 декодер для ARM-платформ 28 июня Chipworks укрепляет свои позиции 28 июня MiSPO демонстрирует поддержку uITRON для конфигурируемых процессоров ARC 28 июня Процессор IBM Cell на GSPX 2005 28 июня TrueTest Technology покупает Inovys Ocelot ZFP 29 июня EVE открывает офис в Южной Корее 29 июня Mistral выпускает Development Kit для процессора TI OMAP5912 30 июня 42-ую DAC посетило более 10,000 человек из 240 компаний 1 июня Artimi анонсирует RTMI-100 RTMI-100 - чип, включающий Radio, PHY, MAC, IO и процессор приложений. RTMI-100 выполнен по технологии 0.18 мк. Цифровая часть реализована на базе CMOS, высокочастнотная часть реализована на базе SiGe. RTMI-100 обеспечивает беспроводную передачу информации со скоростью 800Mbps, с параллельным шифрованием и коррекцией ошибок. www.artimi.com 1 июня Atmel выпустила однокристальный бесконтактный Smart Card Reader на базе микроконтроллера AVR с тактовой частотой 13.56 MHz Этот RFID (Radio frequency identification) Reader может читать и писать tags и Smart Cards беспроводным способом. Цена чипа - $3 (в партиях по 10,000 штук). www.atmel.com/dyn/products/product_card.asp?PN=AT90RF135602 1 июня Synopsys улучшает VCS добавлением Assertion IP Library и Native Testbench для SystemVerilog VCS ориентирован на верификацию RTL-описаний симуляцией. Свежая версия - VCS 2005.06 содержит чекеры протоколов AMBA 2 AHB/APB и PCI, а также поддерживает симуляцию тестбенчей на SystemVerilog и SystemC. www.synopsys.com 1 июня ASICS World Services, Atrenta, Celoxica, First Silicon Solutions и Jeda Technologies вступают в OCP International Partnership ASICS World Services основана в 1999 году, занимается разработкой IP-компонент: USB, AES-шифрование, коррекция ошибок (Reed Solomon) и др. Atrenta занимается автоматизацией предсказательного проектирования. Сферы деятельности Celoxica - основанное на C проектирование и поведенческий синтез. First Silicon Solutions (FS2) основана в 1998 году и специализируется на верификации аппаратного обеспечения технологиях отладки, включая OCI (On-Chip Instrumentation). Jeda Technologies занимается созданием спеециализированных платформ для сложных FPGA, ASIC и SoC-проектов. OCP IP создана в 2001 году, распространяет и поддерживает Open Core Protocol (OCP) в качестве стандарта, ориентированного на быстрое создание и интероперабельность виртуальных компонент. В комитете управления OCP IP представлены Nokia, Texas Instruments, STMicroelectronics, Toshiba Semiconductor Group (включая Toshiba America TAEC) и Sonics. www.OCPIP.org 1 июня Summit Design выпускает Vista 1.1 Vista 1.1 - это IDE для быстрого анализа и отладки SystemC-описаний, включает TLM (transaction-level modeling) Viewer, который, работая вместе с любым SystemC-симулятором, обеспечивает эффективное наблюдение за поведением и отладку. Использование SystemC обеспечивает существенное повышение скорости симуляции, но усложняет процесс отладки. Vista помогает решать эту проблему. До настоящего момента очень трудно работать в отладке на уровне абстракции выше чем потактовом. Vista TLM Viewer позволяет наблюдать непосредственно такие ключевые атрибуты SystemC TLM, как время, ключевые циклы, возвращаемые значения, атрибуты функций, структуру и параллельность. Vista TLM Viewer позволяет анализировать временные диаграммы на уровне событий и представлять информацию на уровне семантики SystemC. Кроме того, разработчики могут параллельно использовать и привычные инструментальные средства отладки и компиляции - например, Xemacs, GDB, GCC, OSCI - непосредственно из Vista IDE. Цена Vista 1.1 - от $5,000 за годичную лицензию. Пока Vista доступна только на Linux-платформах. Summit Design известна и другими своими разработками: System Architect и Visual Elite. www.summit-design.com 1 июня 42-я DAC: Design For Debug Meeting Организатор - Novas Software. www.novas.com 2 июня Agere Systems анонсирует высокопроизводительный сетевой процессор APP650 и программное обеспечение к нему Новое программное обеспечение (warm start software) позволяет провайдерам динамически перезагружать процессоры на хостах, управляющих сетевым оборудованием без прерывания пользовательского трафика. APP650 вдвое производительнее чем APP550 выполняет классификацию пакетов и формирование трафика, используя при этом не дорогую CAM (Content Addressable Memory), а стандартную DRAM (Dynamic Random Access Memory). Двукратное повышение производитльности - следствие применения запатентованной Agere технологии PPE (packet programmable hardware engines). Другие новые ключевые возможности APP650: - многоуровневое извлечение пакетов и манипуляция данными посредством блока "Pre-Queuing Modifier" - повышение рабочей частоты с 226 Мгц до 400 Мгц. Цена на чипы серии APP600 варьируется от $260 до $596 в партиях по 10,000 штук. www.agere.com 2 июня EVE и Novas завершили интеграцию аппаратного отладчика EVE ZeBu с программным отладчиком Novas Verdi www.eve-team.com 2 июня Siemens выбрала Mentor Graphics в качестве глобального EDA-партнера В соответствии с соглашением Siemens купила оптом Board Station, Expedition, XtremePCB, ICX и DMS - для проектирования печатных плат; ModelSim, Precision Synthesis, Catapult C, HDL Designer Series - для проектирования ASIC и FPGA; Seamless - для проектирования систем. На Siemens (штаб-квартиры в Берлине и Мюнхене) работают 440,000 сотрудников, она основана более 150 лет назад и поставляет свои товары более чем в 190 стран. www.mentor.com www.siemens.com 2 июня Calypto и Mentor Graphics интегрируют свои разработки для создания автоматического цикла проектирования от системного уровня к уровню RTL Calypto стала членом Mentor OpenDoor Program. Планируется интегрировать Calypto SLEC (sequential equivalence checker) с Mentor Graphics Catapult C. После завершения интеграции пользователи Catapult C смогут автоматически генерировать RTL-описания из чистых ANSI C/C++ описаний, автоматически создавать "wrappers", содержащие директивы верификации и интерфейсы, отображающиеся в среду SLEC. При переходе на системный уровень абстракции, разработчики нуждаются в автоматизированных средствах проверки эквивалентности высокоуровневых описаний и сгенерированных по ним RTL-описаний. Решением этой проблемы и занимается SLED. Calypto Design Systems основана в 2002 году. Она - член Cadence Connections Program, IEEE-SA, Open SystemC Initiative (OSCI), Synopsys SystemVerilog Catalyst Program, Mentor Graphics OpenDoor Program. www.calypto.com 2 июня EZchip удваивает показатель "цена/производительность" своих 2.5 гигабитных сетевых процессоров NP-2/5 - дуплексный сетевой процессор с производительностью 5Gbps, портами 10xGE и Traffic Manager. EZchip Technologies - fabless-компания, занимающаяся разработкой сетевых процессоров семейтва NP-2. www.ezchip.com 3 июня TI продвигает цифровой медийный процессор TMS320DM642 TMS320DM642 ориентирован на видео-конференции в стандарте HD (High Definition) 1280 x 720 www.ti.com/dm64x 3 июня STMicroelectronics добавила DSP в свою реконфигурируемую SoC для беспроводных приложений Чип STW22000 изготавливается по технологии 130 нм, содержит 600 Мгц 16/32-битное DSP-ядро ST122, 300 Мгц ARM926EJ-S RISC-ядро, 16 Мбит RAM и блок eFPGA (embedded Field-Programmable Gate Array), реконфигурируемые интерфейсы, широкий набор приферийных устройств, включая ЦАП и АЦП и поддержку беспроводной передачи информации. Цена STW22000 - 30$ в больших партиях. www.st.com 6 июня Synopsys выпустила верификационную компоненту для Serial ATA пополнив свою библиотеку DesignWare www.designware.com www.synopsys.com 6 июня Synopsys выпустила верификационную компоненту для PCI Express 1.1 www.designware.com www.synopsys.com 6 июня TSMC и RMI сотрудничают в разработке 90 нм технологии изготовления семейства процессоров XLR фирмы RMI Raza Microelectronics Inc. (RMI) - разрабатывает Thread Processor XLR. Этот процессор основывается на уникальной архитектуре поддерживающей 32 thread (нити) процессорами MIPS64. XLR ориентирован на сетевые приложения. RMI базируется в Cupertino, California и имеет центры разработки в Китае, Индии и Японии. www.tsmc.com 7 июня Altera анонсирует DSP Development Kit для FPGA Stratix II FPGA Stratix II EP2S180 содержит на 5% больше логики, на 50% больше памяти, в четыре раза больше DSP-ресурсов и на 21% больше контактов ввода-вывода, чем любой из аналогов. Altera DSP Development Kit включает DSP-плату, Quartus II 5.0, DSP Builder 5.0, документированные DSP-проекты, оценочную версию MATLAB/Simulink. Altera DSP Builder позволяет инженерам создать аппаратный проект непосредственно из среды моделирования Simulink. Цена продукта - $5,995. www.altera.com/products/devkits/altera/kit-dsp-2S180.html www.altera.com/codedsp 7 июня Toshiba выбрала Synopsys IC Compiler для использования в своем SoC Research and Development Center Toshiba планирует разрабатывать свои 90 нм модули MeP (Media embedded Processor) с помощью Synopsys IC Compiler. www.synopsys.com 7 июня Accelerated Technology обновляет Nucleus EDGE Среда разработки встроенных систем Nucleus EDGE версии 1.1. получила новый модуль отладки, позволяющий пользователям симулировать ввод-вывод. Кроме того, осуществлена интеграция с Nucleus BridgePoint UML и Nucleus Profiler. Цена Nucleus EDGE 1.1. - от $3,000 за одно место. www.acceleratedtechnology.com www.mentor.com 7 июня VaST Systems Technology и StarCore LLC проводят на 42-ой DAC совместный семинар: "Виртуальные прототипы SoC-систем" www.vastsystems.com/DAC_pop.html. 7 июня FS2 выпускает SB Navigator First Silicon Solutions (FS2) разрабатывает средства отладки сложных встроенных систем. SB Navigator - это компонент Bus Navigator, визуализирующий процесс симуляции шины SiliconBackplane фирмы Sonics, включающий On Chip Instrumentation как полностью синтезируемое RTL-описание. FS2 специализируется на разработке пользовательских IP-компонент. www.fs2.com 8 июня Synopsys и IBM анонсируют доступность полностью синтезируемого описания PowerPC и его SystemC-модели Синтезируемые описания процессоров PowerPC 405 и 440 стали компонентами библиотеки DesignWare. www.synopsys.com/dwrequest www.designware.com www.ibm.com/chips 8 июня Virage Logic и Cadence работают над средствами автоматизации проектирования малопотребляющих устройств Virage Logic Corporation основана в 1996 году. www.viragelogic.com www.cadence.com 8 июня Incentia анонсирует новые версии (2005.05) своих продуктов для синтеза проектов в технологии 90 нм: TimeCraft, DesignCraft и DesignCraft Pro По сравнению с предыдущими версиями (2004.10) повышена производительность, размеры поддерживаемых проектов и уменьшен объем используемой памяти. www.incentia.com 9 июня Cadence поддерживает TSMC Reference Flow 6.0 для 65-нм технологий www.tsmc.com www.cadence.com 9 июня Panasonic Communications выбрала Mentor Graphics Catapult C в качестве средства проектирования сетевого терминального оборудования Panasonic Communications обычно прототипирует свои алгоритмические проекты на FPGA прежде чем переходить к массовому производству на базе ASIC. Необходимость вручную создавать и отлаживать RTL-описания и для FPGA и для ASIC не оставляет времени на исследование проектного пространства, что привело компанию к выводу о необходимости использования средств высокоуровневого синтеза. Catapult C - единственный продукт, который автоматически создает RTL из чистого исходного текста на ANSI C++, где и алгоритмы и интерфейсы не используют понятия "время" (untimed). такое повышение производительности позволит разработчикам проводить детальный анализ "что если" ("what-if") различных варинтов микроархитектур и сценариев интерфейсов. panasonic.co.jp/pcc/en/ www.mentor.com 9 июня CEVA и Ignios демонстрируют мультипроцессорный DSP на 42-й DAC Продемонстрированная SoC-архитектура включает до 16 CEVA-Teak DSP (с возможностью наращивания) и ядро управления мультипроцессорами (SystemWeaver Multicore Management Core). В данном подходе (SystemWeaver) разработчику программного обеспечения предлагается мультипоточная программная модель (API), не зависящая от количества процессоров в SoC. Это в значительной степени упрощает разработку и отладку программного обеспечения для мультипроцессорных систем. SystemWeaver обеспечивает эффективное исполнение кода на доступных процессорных ресурсах. SystemWeaver API обеспечивает унифицированный уровень абстракции для сложных мультипроцессорных систем, что позволяет более эффективно разрабатывать программное обеспечение для них. Ключевые функции управления и взаимодействия разработаны в IP-компоненте SystemWeaver, интегрируемой на чипе. SystemWeaver 1.0 включает параметризованное синтезируемое описание SystemWeaver IP, SystemWeaver API, SystemC модель компоненты и документированные примеры. Ignios основана в 2003 году. www.ignios.com www.ceva-dsp.com www.dac.com 9 июня Mentor Graphics TestKompress поддерживает TSMC Reference Flow 6.0 www.mentor.com/products/dft 9 июня ATI Technologies подписывает соглашение с Apache Design Solutions ATI Technologies будет разрабатывать свои графические процессоры с помощью средств оценки потребляемой энергии от Apache Design. www.apache-da.com 10 июня Poseidon Design Systems присоединяется к Synopsys in-Sync Program Poseidon основана в 2002 году, имеет офисы в Atlanta, GA., San Jose, CA., и Bangalore, India. Направление работы - автоматизация разработки SoC. www.poseidon-systems.com 13 июня STMicroelectronics продвигает проектирование SoC Выпущена книга по новой методологии проектирования чипов: 'Transaction-Level Modeling with SystemC'. Методология поддерживается новым стандартом на TLM-библиотеки, обнародованным на 42-ой DAC, который принят OSCI (Open SystemC Initiative). Возрастающая сложность SoC и растущие пропорции встроенного программного обеспечения требуют новых методологий проектирования. TLM (Transaction-Level Modeling) решает проблемы повышением уровня абстракции при спецификации и симуляции SoC-проектов. Предложенная методология базируется на использовании SystemC - языка моделирования с открытыми исходными текстами, и позволяет эффективно проводить уже на ранних стадиях проектирования разработку программного обепечения, функциональную верификацию и анализ производительности. Кроме того, такой подход обеспечивает единым источником исполняемого описания функциональности проекта разработчиков программного и аппапратного обеспечения и инженеров системного уровня. www.st.com 13 июня Silicon Image вошла в 10-ку лучших разработчиков IP-компонент Всего в ранжированном по доходам списке разработчиков IP-компонент, составленном Gartner (который называется 2004 Semiconductor Intellectual Property) содержится 135 фирм. Silicon Image с доходом $20.8 миллионов имеет 10-ю позицию. По данным Gertner, общий рынок IP-компонент вырос на 21% и такая тенденция прогнозируется на ближайшие 5 лет. Silicon Image разработала и поставляет такие IP-компонеты как HDMI (High Definition Multimedia Interface), DVI (Digital Video Interface) и SATA (Serial ATA). www.siliconimage.com 13 июня Celoxica интегрировала свои продукты (синтез устройств с С-описаний) в процесс разработки Altera HardCopy II Structured ASICs www.celoxica.com 13 июня Bluespec разрабатывает средства высокоуровневого синтеза www.bluespec.com 13 июня Cadence Incisive поддерживает одновременно e, SystemVerilog и SystemC www.cadence.com 13 июня Agere использует Cadence Palladium II для эмуляции своих разработок В качестве основных достоинств Palladium специалисты Agere отмечают высокую производительность, поддержку множества пользователей и мощные средства отладки. www.cadence.com 13 июня ATI, Cadence и TSMC выпускают первый чип на базе X-архитектуры Чип - графический процессор с поддержкой PCI Express, выполнен по технологии 0.11 мк. X-архитектура, использующая диагональные межсоединения, сокращает размеры чипа на 20-30%. www.xinitiative.com www.cadence.com 13 июня Atmel AT76C713 - анонсирует 8-битний микроконтроллер на базе поцессора AVR с встроенным USB-портом 13 июня Discretix и ARM выпукают безопасный 32-битный флеш-контроллер Технология Discretix CryptoFlash интегрирована с ARM7TDMI. Discretix CryptoFlash обеспечивает надежное и производительное "шифрование и дешифрование на-лету" информации, передаваемой между процессором и внешней флеш-памятью. www.discretix.com www.arm.com 14 июня MatrixOne делает портал для Tower Semiconductor Этот портал предназначен для распространения IP-компонент. www.matrixone.com www.towersemi.com 14 июня Nethra сократила сроки разработки своего Image Processor NI-2050 с помощью Cadence Encounter RTL Compiler www.nethra.us.com www.cadence.com 14 июня Sun открывает исходные тексты своей операционной системы Solaris sun.com 14 июня Infineon делает возможным использовать UMTS-фоны по всему миру UTMS - Universal Mobile Telecommunications System - современный стандарт для мобильных беспроводных устройств. Infenion выпустил чип SMARTi 3G размером 5мм*5мм, ктоорый поддерживает данный стандарт. www.infineon.com 14 июня STARC выбирает технологии Synopsis STARC (Semiconductor Technology Academic Research Center) выбрал Synopsis Galaxy в качестве средства RTL-to-GDSII проектирования. www.synopsys.com" 14 июня Synopsys вступает в Si2 www.synopsys.com 15 июня ARM получила ежегодную Synopsys Fifth Annual Tenzing Norgay Interoperability Achievement Award www.synopsys.com 15 июня HiEnergy разрабатывает устройство с помощью средств С-синтеза от Celoxica Устройство предназначено для ускорения анализа химических формул в нейронных датчиках. www.celoxica.com 15 июня TI и Ember выпускают самый малопотребляющий чипсет для ZigBee на базе микроконтроллера MSP430 ZigBee - это беспроводная технология передачи информации. Ember выпускает EM260 - сетевой процессор нового поколения работающий по стандарту ZigBee. www.ti.com/msp430 www.ti.com/mcu www.ember.com/products/index.html www.zigbee.org 20 июня Silicon Graphics использует разработки Celoxica www.celoxica.com 20 июня LTX выпускает Fusion EX - новое тестовое оборудование для тестирования SoC Fusion EX работает на частоте до 200 Мгц, обеспечивает тест памяти и временных характеристик на контактах. 21 июня Новый процессор от TI интегрирует интерфейс SMSC MediaLB для приложений MOST Automotive Infotainment Новый процессор содержит USB 2.0, интерфейс Secure Digital к блокам памяти, аппаратный ATA- интерфейс и др. www.ti.com/automotiveomap www.mostcooperation.com 22 июня picoChip получила $20.5 от SEP, Intel и Rothschild Основное направление деятельности picoChip - "wireless silicon solutions". picoChip основана в сентябре 2000 года в Англии. www.picoChip.com 22 июня NVIDIA анонсирует GeForce 7800 GTX GPU www.nvidia.com 22 июня STMicroelectronics сокращает вдвое время верификации чипа HDTV Processor используя Synopsys VCS www.synopsys.com 24 июня Semtech завершила приобретение XEMICS XEMICS (Швейцария) - fabless-разработчик аналоговых, беспроводных и цифровых интегральных схем. 27 июня Renesas Technology использовала Synopsys Galaxy при разработке 90-нм проекта www.synopsys.com 27 июня Tadiran выбрала средства от Celoxica для разработки устройств, исполняющих сложные алгоритмы www.celoxica.com www.tadiran-com.co.il www.ast.co.il 28 июня Altera, InterNiche и MorethanIP выпустили документированный проект по использованию процессора Nios II в сетевой обработке Проект обеспечивает передачу 60 Мбит/сек по протоколу TCP/IP через 100 Мбитный линк. www.altera.com/networkrefdesign www.morethanip.com www.iniche.com 28 июня Nucleus RTOS поддерживает процессор OMAP5912 www.mentor.com www.acceleratedtechnology.com 28 июня AMCC выпустила оценочную плату для процессора PowerPC 440EP www.amcc.com 28 июня SPIRIT предлагает эффективный MP3 декодер для ARM-платформ Разработанное программное обеспечение выполняет декодирование аудиопотока в реальном времени при работае на процессора (ARM9e) на частоте 10 Мгц. Оно полностью использует возможности DSP-инструкций процессора ARM. SPIRIT MP3 требует всего 7.5 MIPS и 17.5 Кбайт программной памяти. Такая выдающаяся производительность достигается за счет уникальной технологии, разработанной SPIRIT. Одновременно сокращается потребление энергии, что продлевает срок службы батареек, что весьма существенно для портативных приложений. www.spiritdsp.com/mp3_arm.html 28 июня Chipworks укрепляет свои позиции Chipworks - лидер в перепроектировании и анализе чипов и систем. www.chipworks.com 28 июня MiSPO демонстрирует поддержку uITRON для конфигурируемых процессоров ARC MiSPO портировала свою RTOS NORTi на процессоры ARC. ARC 605 - 32 битный процессор, с максимальной частотой 250 Мгц, потреблением энергии 0.06 мВ/Мгц и размером кристалла 0.31 mm^2. MiSPO была основана в 1995 году как start-up компания для разработки RTOS и прикладного ПО для японского рынка встроенных систем. На сегодня RTOS NORTi от MISPO используется более чем в 1000 компаний. www.mispo.co.jp www.ARC.com 28 июня Процессор IBM Cell на GSPX 2005 IBM Cell Processor - это фактически мультипроцессорная система будет представлен на GSPX 2005 www.gspx.com 28 июня TrueTest Technology покупает Inovys Ocelot ZFP www.truetest.com.tw www.inovys.com 29 июня EVE открывает офис в Южной Корее www.eve-team.com 29 июня Mistral выпускает Development Kit для процессора TI OMAP5912 Mistral Software сертифицирована на ISO 9001:2000. www.mistralsoftware.com/rdk www.omap.com www.ti.com/3p 30 июня 42-ую DAC посетило более 10,000 человек из 240 компаний 5,505 человек приняли участие в конференции. Основные темы: DFM (design-for-manufacture), управление потреблением энергии, методология верификации, беспроводные технологии. Видео-записи событий DAC доступны бесплатно с сайта DAC. www.dac.com